Beschaltung CMOS 4098

hallo.

versuche gerade o.g. monoflop zum laufen zu bringen.
es wird nur eines der beiden monoflops benutzt.
hab zwischen pin 1 (Cx) und 2 (RxCx) einen 100nF keramikkondensator und zwischen pin 2 und pin 16 (versorgungsspannung) einen 150k widerstand.
das sollte laut datenblatt eine periode von 0,5*r*c = 7,5ms geben.
also ein impuls von 7,5ms länge nach der ersten positiven flanke an pin 5 (-TR).
pin 4 (+TR) ist auf masse gezogen.
reset (pin 3) ist low aktiv und liegt auf high.
am nichtinvertierten ausgang (pin 6) messe ich aber permanent low.
es ist ein neuer baustein. ein anderer (ebenfalls neuer) verhält sich genauso.

was läuft da schief?

gruß

michael

Hallo Michael,

Funktion laut SGS-Datenbuch von 1978:

Positive Flanke retriggerbar : Eingang 3 + 5 (!)
Positive Flanke nicht retriggerbar : Eingang 3 , verbinde 5 + 7
Negative Flanke retriggerbar : Eingang 3
Positive Flanke nicht retriggerbar : Eingang 3 , verbinde 4 + 6

Alles klar?
Reinhard

[Bei dieser Antwort wurde das Vollzitat nachträglich automatisiert entfernt]

Widerruf!

Funktion laut SGS-Datenbuch von 1978:

Positive Flanke retriggerbar : Eingang 3 + 5 (!)
Positive Flanke nicht retriggerbar : Eingang 3 , verbinde 5 +
7
Negative Flanke retriggerbar : Eingang 3
Positive Flanke nicht retriggerbar : Eingang 3 , verbinde 4 +
6

Alles klar?
Reinhard

Es ist komplizierter, ich musste die Tabelle auch erst richtig verstehen:

Positive Flanke retriggerbar : 3,5->VDD Input->4
Positive Flanke nicht retriggerbar : 3->VDD Input->4 5->7
Negative Flanke retriggerbar : 3->VDD 4->VSS input->5
Positive Flanke nicht retriggerbar : 3->VDD Input->5 4->6

Sorry Reinhard

hallo reinhard.

danke für den hinweis! ich sollte meine datenblätter genauer lesen :smile:=)
zweiter fehler: pulldown vergessen! *schäm*

gruß

michael

der sich vielleicht mal mehr mit hardware beschäftigen sollte…